濾波電容在嵌入式系統(tǒng)中的應(yīng)用[4]

動力與環(huán)境 責任編輯:gugu0775 2010-12-03

摘要:分析處理器制造商對有關(guān)核心電壓的推薦建議,例如為VCORE指定一個適合的濾波電容。要求1.5V核心電壓的新式處理器,其例舉要求如下:輸出電壓=1.5V~1.8V;輸出紋波電壓=輸出電壓的2%;輸出電流>14A;輸出濾波電容=3900F/4V,ESR<3m調(diào)查該新封裝技術(shù)的效果,對前面描述的電容技術(shù)進行了評估,以確定作為一種PC/104

  分析處理器制造商對有關(guān)核心電壓的推薦建議,例如為VCORE指定一個適合的濾波電容。要求1.5V核心電壓的新式處理器,其例舉要求如下:

  輸出電壓=1.5V~1.8V;

  輸出紋波電壓=輸出電壓的2%;

  輸出電流>14A;

  輸出濾波電容=3900F/4V,ESR<3m

  調(diào)查該新封裝技術(shù)的效果,對前面描述的電容技術(shù)進行了評估,以確定作為一種PC/104SBC用整體輸出濾波電容在板布局、元件高度、電氣性能方面的最佳技術(shù)。不過,由于現(xiàn)有鋁電解電容超出了4.0mm(0.16”)的最大高度,因此被排除在外。

  通觀各電容技術(shù)以確定印刷電路板(PCB)上最小總引腳、具有最低的ESR,同時滿足高度限定的實現(xiàn)方案。下面整理了一個包含Vishay所有技術(shù)選項的綜合表。

  雖然Polymer鉭電容具有很好的ESR,但總體電容值需求要求更多的單個貼裝電容。為取得必需的體電容量,需要18個255D系列的330F,占用板空間總量為558mm2(0.88inch2)。這大大高于4個Vishay597D多陽極鉭電容構(gòu)成的排列。

  多陽極技術(shù)以最小占用空間、擁有最好的ESR,被選擇用于此應(yīng)用。4個多陽極597D并聯(lián)安裝在板上,占用面積124mm2(0.19inch2)。這產(chǎn)生了與其它技術(shù)相比更好的容積效率。并聯(lián)電容布置的ESR<3m,滿足目標應(yīng)用要求。

[1]  [2]  [3]  [4]  

更多資料
更多課程
更多真題
溫馨提示:因考試政策、內(nèi)容不斷變化與調(diào)整,本網(wǎng)站提供的以上信息僅供參考,如有異議,請考生以權(quán)威部門公布的內(nèi)容為準!

通信工程師備考資料免費領(lǐng)取

去領(lǐng)取

距離2025 通信工程師考試

還有
  • 3
  • 1
  • 3
專注在線職業(yè)教育23年

項目管理

信息系統(tǒng)項目管理師

廠商認證

信息系統(tǒng)項目管理師

信息系統(tǒng)項目管理師

!
咨詢在線老師!