摘要:以下是希賽網(wǎng)給大家分享考研計(jì)算機(jī)組成原理在線題庫每日一練,希望通過刷題可以幫助大家鞏固重要知識(shí)點(diǎn),對(duì)知識(shí)點(diǎn)查漏補(bǔ)缺,祝愿大家能順利通過考試!
本文提供考研計(jì)算機(jī)組成原理在線題庫每日一練,以下為具體內(nèi)容
1、假設(shè)某計(jì)算機(jī)按字編址,Cache有4個(gè)行,Cache和主存之間交換的塊大小為1個(gè)字。若Cache的內(nèi)容初始為空,采用2路組相聯(lián)映射方式和LRU替換策略。訪問的主存地址依次為0,4,8,2,0,6,8,6,4,8時(shí),命中Cache的次數(shù)是( )。
A、1
B、2
C、3
D、4
2、下列存儲(chǔ)器中,匯編語言程序員可見的是( )。Ⅰ.指令寄存器Ⅱ.微指令寄存器Ⅲ.基址寄存器Ⅳ.標(biāo)志狀態(tài)寄存器
A、僅Ⅰ、Ⅱ
B、僅Ⅰ、IV
C、僅Ⅱ、Ⅳ
D、僅Ⅲ、Ⅳ
3、下列關(guān)于“自陷”(Trap,也稱陷阱)的敘述中,錯(cuò)誤的是( )。
A、自陷是通過陷阱指令預(yù)先設(shè)定的一類外部中斷事件
B、自陷可用于實(shí)現(xiàn)程序調(diào)試時(shí)的斷點(diǎn)設(shè)置和單步跟蹤
C、自陷發(fā)生后CPU將轉(zhuǎn)去執(zhí)行操作系統(tǒng)內(nèi)核相應(yīng)程序
D、自陷處理完成后返回到陷阱指令的下一條指令執(zhí)行
4、某設(shè)備以中斷方式與CPU進(jìn)行數(shù)據(jù)交換,CPU主頻為1GHz,設(shè)備接口中的數(shù)據(jù)緩沖寄存器為32位,設(shè)備的數(shù)據(jù)傳輸率為50KBps。若每次中斷開銷(包括中斷響應(yīng)和中斷處理)為1000個(gè)時(shí)鐘周期,則CPU用于該設(shè)備輸入/輸出的時(shí)間占整個(gè)CPU時(shí)間的百分比最多是( )。
A、1.25%
B、2.5%
C、5%
D、12.5%
5、異常是指令執(zhí)行過程中在處理器內(nèi)部發(fā)生的特殊事件,中斷是來自處理器外部的請(qǐng)求事件。下列關(guān)于中斷或異常情況的敘述中,錯(cuò)誤的是( )。
A、“訪存時(shí)缺頁”屬于中斷
B、“整數(shù)除以0”屬于異常
C、“DMA傳送結(jié)束”屬于中斷
D、“存儲(chǔ)保護(hù)錯(cuò)”屬于異常
點(diǎn)擊查看【完整】試卷>>考研備考資料免費(fèi)領(lǐng)取
去領(lǐng)取
共收錄117.93萬道題
已有25.02萬小伙伴參與做題