考研計(jì)算機(jī)綜合一(含計(jì)算機(jī)組成原理、數(shù)據(jù)結(jié)構(gòu))在線題庫(kù)每日一練(三十二)

考研 責(zé)任編輯:希賽網(wǎng) 2023-07-08

摘要:以下是希賽網(wǎng)給大家分享考研計(jì)算機(jī)綜合一(含計(jì)算機(jī)組成原理、數(shù)據(jù)結(jié)構(gòu))在線題庫(kù)每日一練,希望通過(guò)刷題可以幫助大家鞏固重要知識(shí)點(diǎn),對(duì)知識(shí)點(diǎn)查漏補(bǔ)缺,祝愿大家能順利通過(guò)考試!

本文提供考研計(jì)算機(jī)綜合一(含計(jì)算機(jī)組成原理、數(shù)據(jù)結(jié)構(gòu))在線題庫(kù)每日一練,以下為具體內(nèi)容

1、假定基準(zhǔn)程序A在某計(jì)算機(jī)上的運(yùn)行時(shí)間為100秒,其中90秒為CPU時(shí)間,其余為I/O時(shí)間。若CPU速度提高50%,I/O速度不變,則運(yùn)行基準(zhǔn)程序A所耗費(fèi)的時(shí)間是( )。

A、55秒

B、60秒

C、65秒

D、70秒

2、某同步總線的時(shí)鐘頻率為100MHz,寬度為32位,地址/數(shù)據(jù)線復(fù)用,每傳送一次地址或者數(shù)據(jù)占用一個(gè)時(shí)鐘周期。若該總線支持突發(fā)(猝發(fā))傳輸方式,則一次“主存寫”總線事務(wù)傳輸128位數(shù)據(jù)所需要的時(shí)間至少是( )。

A、20ns

B、40ns

C、50ns

D、80ns

3、假定編譯器將賦值語(yǔ)句“x=x+3;”轉(zhuǎn)換為指令“add xaddt,3”,其中xaddt是x對(duì)應(yīng)的存儲(chǔ)單元地址,若執(zhí)行該指令的計(jì)算機(jī)采用頁(yè)式虛擬存儲(chǔ)管理方式,并配有相應(yīng)的TLB,且Cache使用直寫法,則完成該指令功能需要訪問(wèn)主存的次數(shù)至少是( )。

A、 0

B、1

C、2

D、3

4、某計(jì)算機(jī)有16個(gè)通用寄存器,采用32位定長(zhǎng)指令字,操作碼字段(含尋址方式位)為8位,Store指令的源操作數(shù)和目的操作數(shù)分別采用寄存器直接尋址和基址尋址方式。若基址寄存器可使用任一通用寄存器,且偏移量用補(bǔ)碼表示,則Store指令中偏移量的取值范圍是( )。

A、-32768~+32767

B、-32767~+32768

C、-65536~+65535

D、-65535~+65536

5、馮·諾依曼計(jì)算機(jī)中指令和數(shù)據(jù)均以二進(jìn)制形式存放在存儲(chǔ)器中,CPU區(qū)分它們的依據(jù)是( )。

A、指令操作碼的譯碼結(jié)果

B、指令和數(shù)據(jù)的尋址方式

C、指令周期的不同階段

D、指令和數(shù)據(jù)所在的存儲(chǔ)單元

點(diǎn)擊查看【完整】試卷>>

更多資料
更多課程
更多真題
溫馨提示:因考試政策、內(nèi)容不斷變化與調(diào)整,本網(wǎng)站提供的以上信息僅供參考,如有異議,請(qǐng)考生以權(quán)威部門公布的內(nèi)容為準(zhǔn)!

考研備考資料免費(fèi)領(lǐng)取

去領(lǐng)取

專注在線職業(yè)教育24年

項(xiàng)目管理

信息系統(tǒng)項(xiàng)目管理師

廠商認(rèn)證

信息系統(tǒng)項(xiàng)目管理師

信息系統(tǒng)項(xiàng)目管理師

學(xué)歷提升

!
咨詢?cè)诰€老師!